Архітектура енкодера для оптимізації процесу стиснення растрових зображень у формат JPEG

Ключові слова: стиснення зображень, JPEG енкодер, вбудовані системи, пристрої низького споживання, растрові зображення, апаратне прискорення

Анотація

У даній статті запропонована архітектура енкодера зображень у формат JPEG, яка дозволяє оптимізувати процес стиснення зображення, базується на ідеї модульності, використовує конвеєризацію, що дозволяє гнучко налаштовувати процес стиснення під використання доступних апаратних пристроїв для досягнення потрібних вимог по швидкодії та енергоспоживанню пристроїв обробки зображень, що розроблюються

Посилання

1. Kazuo Sakiyama. Finding the best System Design Flow for a High-Speed JPEG Encoder [Електронний ресурс] / Kazuo Sakiyama, Patrick R. Schaumont, Ingrid M. Verbauwhede. – 2003.
2. Bryan Chan Jia Ching. Implementation of an 8x8 Discrete Cosine Transform on Programmable System-on-chip [Електронний ресурс] / Bryan Chan Jia Ching, Ab Al-Hadi Ab Rahman, Nabihah Ahmad. – 2018.
3. Mikael Andersson. Parallel JPEG Processing with a Hardware Accelerated DSP Processor [Електронний ресурс] / Mikael Andersson, Per Karlstr¨om. – 2004.
4. Tian-Yang Li. An FPGA-based JPEG preprocessing accelerator for imageclassification [Електронний ресурс] / Tian-Yang Li, Fan Zhang, Wei Guo, Jian-Liang Shen, Ming-Qian Sun.
5. Scavongelli C. FPGA implementation of JPEG encoder architectures for wireless networks [Електронний ресурс] / C. Scavongelli, M. Conti . – 2017.
Опубліковано
2023-12-16
Як цитувати
Курилко, М., & Марченко, О. (2023). Архітектура енкодера для оптимізації процесу стиснення растрових зображень у формат JPEG. КОМП’ЮТЕРНО-ІНТЕГРОВАНІ ТЕХНОЛОГІЇ: ОСВІТА, НАУКА, ВИРОБНИЦТВО, (53), 132-138. https://doi.org/10.36910/6775-2524-0560-2023-53-20
Розділ
Інформатика та обчислювальна техніка